更新时间:2018-12-27 16:46:04
封面
版权信息
认识数据转换器
1 引言
2 理想转换函数
3 静态误差来源
4 孔径误差
5 量化效应
6 理想采样
7 真实采样
8 混叠效应及其考虑
A/D转换器的选择
2 主要因素
3 次要考虑的问题
4 总结
参考文献
低电源电压条件下的信号采集和调理
2 3V电源电压信号处理限制
3 电路描述
4 系统校准
5 温度测量
6 接口
7 程序流程图
8 电路结构
9 总结
串行数据转换器和高速DSP的有效接口
2 McBSP
3 直接存储器存取(DMA)
4 TLV2548
采用直接数据传输来最大化采集数据吞吐量
2 采用外部模/数转换器的系统采样
3 采用内部模/数转换器
4 数据转换控制器
5 DTC通道扫描
6 转换起始脉冲引入的相位误差
7 DTC系统吞吐率性能提高
TI DSP与模/数转换器ADS784x/834x的简易接口
1 概述
2 单片机的数字接口
3 TI DSP的数字接口
4 结论
如何从24位转换器中得到23位有效分辨率
2 23位均方根有效位数的定义
3 转换器Turbo模式和采样速率编程
4 遵循良好的地和电源层布局措施
5 选择一个合适的外部时钟源
6 外部和内部2.5V基准电压
7 特别关注输入引脚
8 总结
提高Δ-Σ ADC转换速度的编程技巧
2 使用过采样方法提高信号增益
3 使用片上PGA功能提高信号增益
4 软件增益
Δ-ΣA/D转换器外部多路模拟开关的同步
2通道500kSPS ADS8361使用说明
1 简介
2 硬件引脚
3 单个McBSP运行
4 双McBSP操作
5 软件接口
6 生成.CDB文件
7 McBSP设置
8 软件流程
CDC7005低抖动时钟方案在高速高中频ADC中的应用
2 高中频采样的挑战
3 时钟幅度的影响
4 CDC7005同步时钟方案
5 CDC7005设计考虑
6 适用于ADS5500的CDC7005时钟源
7 性能的改进
8 结论
14位125MSPS ADS5500性能评估
2 ADS5500测试系统
3 时钟信号需求
4 模拟输入配置
5 电路板布局和去耦
6 快速傅里叶变换分析(FFT)
7 ADS5500测试数据
TLV56xx系列数模转换器DAC的双极性电压输出
1 设计问题
2 解决方案
3 结论