更新时间:2024-01-08 16:41:02
封面
版权信息
本书内容简介
内容简介
前言
第1章 综合阶段
1.1 综合设置分析
1.1.1 −flatten_hierarchy
1.1.2 −control_set_opt_threshold
1.1.3 −no_lc
1.1.4 −keep_equivalent_registers
1.1.5 −resource_sharing
1.1.6 −gated_clock_conversion
1.1.7 −fanout_limit
1.1.8 −shreg_min_size和−no_srlextract
1.1.9 −fsm_extraction
1.2 综合属性分析
1.2.1 ASYNC_REG
1.2.2 MAX_FANOUT
1.2.3 SRL_STYLE和SHREG_EXTRACT
1.2.4 USE_DSP
1.2.5 RAM_STYLE和ROM_STYLE
1.2.6 EXTRACT_ENABLE和EXTRACT_RESET
1.2.7 MARK_DEBUG
1.3 模块化综合技术
1.3.1 模块化综合技术概述
1.3.2 模块化综合技术的应用场景
1.4 OOC综合方式
第2章 实现阶段
2.1 实现阶段的子步骤
2.2 关于逻辑优化
2.2.1 基本优化
2.2.2 优化MUX
2.2.3 优化LUT
2.2.4 优化移位寄存器
2.2.5 优化进位链
2.2.6 优化控制集
2.2.7 优化扇出
2.3 关于布局
2.4 关于物理优化
2.4.1 基本优化
2.4.2 交互式物理优化
2.5 关于布线
2.5.1 优先对关键路径布线
2.5.2 查看布线报告
2.6 关于增量实现
2.7 关于ECO
2.7.1 什么是ECO
2.7.2 ECO流程
2.7.3 ECO应用案例:替换ILA待测信号
第3章 高效设计
3.1 高效使用触发器
3.1.1 同步复位与异步复位
3.1.2 触发器的初始值
3.1.3 锁存器
3.2 高效使用LUT
3.2.1 LUT用作逻辑函数发生器
3.2.2 LUT用作移位寄存器
3.2.3 LUT用作分布式RAM
3.3 高效使用Block RAM
3.3.1 Block RAM的基本结构
3.3.2 Block RAM的性能与功耗
3.4 高效使用UltraRAM
3.4.1 UltraRAM的基本结构
3.4.2 UltraRAM的读写操作方式
3.4.3 UltraRAM的实例化方式
3.5 高效使用DSP48E2
3.5.1 DSP48E2的基本结构
3.5.2 DSP48E2的性能与功耗
3.6 高效使用MMCM
3.6.1 MMCM的基本功能
3.6.2 MMCM的功耗与输出时钟的抖动
3.7 高效设计异步跨时钟域电路
3.7.1 单bit异步跨时钟域电路
3.7.2 多bit异步跨时钟域电路
第4章 时序约束
4.1 管理约束
4.1.1 约束文件
4.1.2 4种时序路径
4.1.3 4个步骤完成时序约束
4.2 时钟周期约束
4.2.1 主时钟周期约束
4.2.2 生成时钟周期约束
4.2.3 对同一时钟源添加多个时钟周期约束
4.2.4 调整时钟特性约束
4.3 I/O延迟约束
4.4 时序例外路径约束
4.4.1 多周期路径约束
4.4.2 伪路径约束
4.4.3 最大/最小延迟约束
4.4.4 时序例外路径约束的指导原则
4.5 使用create_generated_clock
4.6 使用set_clock_groups
4.7 调试约束
4.7.1 了解约束的优先级
4.7.2 了解约束文件的属性和编译顺序
4.7.3 借助TCE调试约束
4.7.4 借助Tcl命令调试约束
4.8 案例分析
第5章 时序收敛