上QQ阅读APP看书,第一时间看更新
项目2 多数表决器电路的设计与制作
2.1 项目描述
本项目设计与制作的多数表决器是用组合逻辑电路的设计方法和基本门电路的组合方法来完成的具有多数表决功能的电路。项目相关知识点:逻辑代数基础、逻辑函数的化简、组合逻辑电路的设计方法等。技能训练:组合逻辑电路的功能测试。通过多数表决器电路的设计与制作,能使读者掌握相关的知识、技能,提高职业素养。
2.1.1 项目目标
1.知识目标
1)熟悉逻辑运算的基本规则和常用公式。
2)掌握逻辑函数的公式化简法和卡诺图化简法。
3)掌握组合逻辑电路的分析和设计方法。
2.能力目标
1)能用逻辑函数化简方法对组合逻辑电路进行逻辑化简。
2)能用基本门电路设计和制作简单组合逻辑电路。
3)能完成组合逻辑电路的安装、调试与检测。
3.职业素养
1)严谨的思维习惯、认真的科学态度和良好的学习方法。
2)遵守纪律和安全操作规程,训练积极,具有敬业精神。
3)具有团队意识,建立相互配合、协作和良好的人际关系。
4)具有创新意识,形成良好的职业道德。
2.1.2 项目说明
表决器是一种代表投票表决的装置,满足当表决时少数服从多数的表决原则。
1.项目要求
用基本集成门电路设计制作3人表决器,若3人中至少有两人同意,则提案通过,否则,提案不通过。
当表决某项提案时,同意则按下对应的开关,不同意则不按。表决结果用LED灯显示,如果灯亮,则提案通过,不通过,则LED灯不亮。
2.项目实施引导
1)小组制订工作计划。
2)设计3人表决器逻辑电路。
3)备齐电路所需的元器件,并进行检测。
4)画出3人表决器逻辑电路的安装布线图。
5)根据电路布线图,安装3人表决器逻辑电路。
6)完成3人多数表决器电路的功能检测和故障排除。
7)通过小组讨论,完成电路的详细分析,编写项目实训报告。